iffi123 发表于 2024-8-10 21:51:20

介绍是FPGA实现的,不同频率版本,贵的大几百吧,以前看看但没买

wangqibiao 发表于 2024-8-10 21:57:26

编码器的安装方式很奇怪.

量子隧道 发表于 2024-8-10 22:12:32

Jambalaya 发表于 2024-8-10 21:20
象是EPLD外配R2R做双DAC,4053搭衰减?

确实像,看那个CPLD/FPGA外边电阻整整齐齐一排一排的,像。

量子隧道 发表于 2024-8-10 22:38:27

挺好玩,但是估计只是玩具。这种自造DAC,数码输入前也不用DFF排deskew一下,估计输出毛刺,各位偏斜都有,不能追求性能有多好。

MT4S301 发表于 2024-8-10 23:03:03

量子隧道 发表于 2024-8-10 21:15
狠揪狠揪以前,我还在做逻辑电路设计,那时Altera给客户提供一种“ASIC”方案,就是调试好了后给Altera, ...

俺想到这个例子。日本小城小厂小打小闹的:
https://www.idc-com.co.jp/cn/product/discrete/mft_toha/

mowin 发表于 2024-8-10 23:56:45

早期版本是不打磨的,是Xilinx的fpga

jforu 发表于 2024-8-11 12:32:43

4片 4053 (3位2选1开关)+ 24个电阻, 应该是12BIT DAC.   理论上可以做到0.1% INL

为何我怀疑这产品是国内产的? 国内的4053各个小厂都在生产,且便宜. 当然,在国外买国外的产品也不会贵,只是国外大把高速DAC了.

mov99 发表于 2024-8-11 12:41:08

量子隧道 发表于 2024-8-10 21:15
狠揪狠揪以前,我还在做逻辑电路设计,那时Altera给客户提供一种“ASIC”方案,就是调试好了后给Altera, ...

只要有量,芯片丝印什么型号您说了算:lol
页: 1 [2]
查看完整版本: 脱光看看感觉不是很差